日韩在线国产,亚洲最大免费视频网,亚洲欧美日本在线,国产日韩欧美视频,a∨在线观看,日本欧美国产,欧美中文字幕

PCIE 上電復(fù)位問題 重起問題 死機(jī)問題

單價(jià): 面議
發(fā)貨期限: 自買家付款之日起 天內(nèi)發(fā)貨
所在地: 直轄市 北京
有效期至: 長期有效
發(fā)布時間: 2023-12-16 09:15
最后更新: 2023-12-16 09:15
瀏覽次數(shù): 159
采購咨詢:
請賣家聯(lián)系我
發(fā)布企業(yè)資料
詳細(xì)說明

PCIe還在很多方面和PCI有很大不同:

1. PCI是總線結(jié)構(gòu),而PCIe是點(diǎn)對點(diǎn)結(jié)構(gòu)。一個典型的PCIe系統(tǒng)框圖如下:

一個典型的結(jié)構(gòu)是一個root port和一個endpoint直接組成一個點(diǎn)對點(diǎn)連接對,而Switch可以連接幾個endpoint。一個root port和一個endpoint對就需要一個單獨(dú)的PCI bus。而PCI是在同一個總線上的設(shè)備共享同一個bus number。過去主板上的PCI插槽都公用一個PCI bus,而現(xiàn)在的PCIe插槽卻連在芯片組不同的root port上。

2. PCIe的連線是由不同的lane來連接的,這些lane可以合在一起提供更高的帶寬。譬如兩個1lane可以合成2lane的連接,寫作x2。兩個x2可以變成x4,直到x16,往往給帶寬需求的顯卡使用。

3. PCI配置空間從256B擴(kuò)展為4k,提供了PCIe memory map訪問方式,我們在軟件部分會詳細(xì)介紹。

4.PCIe提供了很多特殊功能,如Complete Timeout(CTO),MaxPayload等等幾十個特性,還在隨著PCIe版本的進(jìn)化不斷增加中,對電源管理也提出了單獨(dú)的State(L0/L0s/L1等等)。這些請參見PCIe 3.0 spec,本文不再詳述。

5. 其他VC的內(nèi)容,和固件理解無關(guān),本文不再提及。INT到MSI的部分會在將來介紹PC中斷系統(tǒng)時詳細(xì)講解。

 

PCIe 1.0和2.0采用了8b/10b編碼方式,這意味著每個字節(jié)(8b)都用10bit傳輸,這就是為什么2.5GHz和5GHz時鐘,每時鐘1b數(shù)據(jù),結(jié)果不是312.5MB/s和625MB/s而是250MB/s和500MB/s。PCIe 3.0和4.0采用128b/130b編碼,減小了浪費(fèi)(overhead),才能在8GHz時鐘下帶寬達(dá)到1000MB/s(而不是800MB/s)。即將于今年發(fā)布的PCIe 4.0還會將頻率提高一倍,達(dá)到16GHz,帶寬達(dá)到2GB/s每Lane。

后記

對于一般用戶來說,PCIe對用戶可見的部分就是主板上大大小小的PCIe插槽了,有時還和PCI插槽混在一起,造成了一定的混亂,其實(shí)也很好區(qū)分:

3775824447.jpg3777678124.jpg

相關(guān)復(fù)位產(chǎn)品
相關(guān)復(fù)位產(chǎn)品
相關(guān)產(chǎn)品